Rejestry POKEY-a
From Atariki
(Różnice między wersjami)
Wersja z dnia 01:14, 22 wrz 2005 KMK (Dyskusja | wkład) ← Previous diff |
Wersja z dnia 01:16, 22 wrz 2005 KMK (Dyskusja | wkład) (→Lista rejestrów) Next diff → |
||
Linia 62: | Linia 62: | ||
* bit 1 - licznik nr 2 | * bit 1 - licznik nr 2 | ||
* bit 0 - licznik nr 1 | * bit 0 - licznik nr 1 | ||
+ | <p>Przy blokowaniu przerwań IRQ należy raczej korzystać z cienia. Np. zablokowanie klawisza BREAK uzyskuje się przez:</p> | ||
+ | <pre> | ||
+ | lda irqens | ||
+ | and #$7f | ||
+ | sta irqens | ||
+ | </pre> | ||
</td></tr> | </td></tr> | ||
Wersja z dnia 01:16, 22 wrz 2005
Układ POKEY, 25 rejestrów.
Główny zegar POKEY-a ma częstotliwość 1773446,25 Hz w systemie PAL oraz 1789772,5 Hz w systemie NTSC.
Lista rejestrów
Adres | Etykieta | Opis |
$D200 (W) | AUDF1 | |
$D200 (R) | POT0 | |
$D201 (W) | AUDC1 | |
$D201 (R) | POT1 | |
$D202 (W) | AUDF2 | |
$D202 (R) | POT2 | |
$D203 (W) | AUDC2 | |
$D203 (R) | POT3 | |
$D204 (W) | AUDF3 | |
$D205 (W) | AUDC3 | |
$D206 (W) | AUDF4 | |
$D207 (W) | AUDC4 | |
$D208 (W) | AUDCTL | |
$D208 (R) | POTST | |
$D209 (W) | STIMER | |
$D209 (R) | KBCODE | |
$D20A (W) | SKSTRES | |
$D20A (R) | RANDOM | Liczba pseudolosowa z zakresu od 0 do 255. |
$D20B (W) | POTGO | |
$D20C | - | |
$D20D (W) | SEROUT | Rejestr wyjściowy dla transmisji szeregowej. |
$D20D (R) | SERIN | Rejestr wejściowy dla transmisji szeregowej. |
$D20E (W) | IRQEN | Rejestr zezwoleń na wygenerowanie przerwań IRQ. Ma cień IRQENS pod adresem $0010. Przypisanie bitów jest w obydwu identyczne:
Przy blokowaniu przerwań IRQ należy raczej korzystać z cienia. Np. zablokowanie klawisza BREAK uzyskuje się przez: lda irqens and #$7f sta irqens |
$D20E (R) | IRQST | |
$D20F (W) | SKCTL | |
$D20F (R) | SKSTAT |
Ten artykuł to tylko zalążek. Możesz pomóc rozwojowi Atariki poprzez rozszerzenie go o więcej informacji.