F7
From Atariki
(Różnice między wersjami)
Wersja z dnia 04:12, 5 sie 2006 KMK (Dyskusja | wkład) ← Previous diff |
Aktualna wersja KMK (Dyskusja | wkład) |
||
Linia 1: | Linia 1: | ||
{{grafr|Si-65816.png}} | {{grafr|Si-65816.png}} | ||
- | Opracowywane obecnie przez [[Pasiu|Pasia]]/[[SSG]] (wiosna 2006) rozszerzenie do Atari [[XL]]/[[XE]] oparte na procesorem [[65C816]] pracującym z częstotliwością 14 MHz. Inspiracją jest [[HyperSpeed XL/XE]]. | + | Opracowane przez [[Pasiu|Pasia]]/[[SSG]] (wiosna 2006) rozszerzenie do Atari [[XL]]/[[XE]] oparte na procesorze [[65C816]] pracującym z częstotliwością 14 MHz. Inspiracją jest [[HyperSpeed XL/XE]]. |
- | Projekt F7 to system dwuprocesorowy, gdzie 65C816 może pracować równolegle z [[6502C]]. Podobnie jak w [[Warp4]] dostępne jest 512k szybkiej pamięci taktowanej zegarem 14 MHz, a dodatkowo 64k pracującego z tą samą częstotliwością cache'u zapewniającego szybki odczyt ze "starego" obszaru pierwszych 64k. | + | Project F7 to system dwuprocesorowy, gdzie 65C816 może pracować równolegle z [[6502C]]. Podobnie jak w [[Warp4]], dostępne jest 512k (lub 1 MB) szybkiej pamięci taktowanej zegarem 14 MHz, a dodatkowo 64k pracującego z tą samą częstotliwością cache'u, zapewniającego szybki odczyt ze "starego" obszaru pierwszych 64k. |
- | Obok screenshot z [[SysInfo]] pokazujący parametry prototypowej instalacji. | + | Obok zrzut ekranu z [[SysInfo]] pokazujący parametry prototypowej instalacji. Powstały dwa prototypy; z tego, co wiadomo, oba uległy zniszczeniu. Projekt wyewoluował do rozszerzenia [[Rapidus Accelerator]]. |
==Zobacz też== | ==Zobacz też== | ||
- | * [http://pasiu.krap.pl/index.htm Oficjalna strona projektu]. | + | * [http://pasiu.krap.pl/ Oficjalna strona projektu] |
+ | * [[Mapa pamięci F7]] | ||
[[Kategoria:Atari 8-bit]] | [[Kategoria:Atari 8-bit]] | ||
[[Kategoria:Rozszerzenia]] | [[Kategoria:Rozszerzenia]] | ||
+ | [[Kategoria:Akceleratory]] |
Aktualna wersja
Opracowane przez Pasia/SSG (wiosna 2006) rozszerzenie do Atari XL/XE oparte na procesorze 65C816 pracującym z częstotliwością 14 MHz. Inspiracją jest HyperSpeed XL/XE.
Project F7 to system dwuprocesorowy, gdzie 65C816 może pracować równolegle z 6502C. Podobnie jak w Warp4, dostępne jest 512k (lub 1 MB) szybkiej pamięci taktowanej zegarem 14 MHz, a dodatkowo 64k pracującego z tą samą częstotliwością cache'u, zapewniającego szybki odczyt ze "starego" obszaru pierwszych 64k.
Obok zrzut ekranu z SysInfo pokazujący parametry prototypowej instalacji. Powstały dwa prototypy; z tego, co wiadomo, oba uległy zniszczeniu. Projekt wyewoluował do rozszerzenia Rapidus Accelerator.
[Edytuj]