Rejestry ANTIC-a
From Atariki
Wersja z dnia 19:39, 28 paź 2010 Krótki (Dyskusja | wkład) (→Lista rejestrów - bit 5 w NMIEN po prostu jest niewykorzystany, po co więc o nim pisać?) ← Previous diff |
Wersja z dnia 20:44, 1 lis 2010 KMK (Dyskusja | wkład) (→Lista rejestrów - przy braku opisu bitu 5 info o niemożności wyłączenia RESET jest lekko ni w 5 ni w 9) Next diff → |
||
Linia 105: | Linia 105: | ||
* bit 6 = 1, [[VBL]] włączone | * bit 6 = 1, [[VBL]] włączone | ||
<p>Pozostałe bity są niewykorzystane.</p> | <p>Pozostałe bity są niewykorzystane.</p> | ||
- | <p>System operacyjny normalnie ustawia tu wartość $40 (DLI wyłączone, VBL włączone). Przerwania [[RESET]] nie można wyłączyć.</p> | + | <p>System operacyjny normalnie ustawia tu wartość $40 (DLI wyłączone, VBL włączone). Przerwania [[NMI RESET]] (które jest trzecim z przerwań generowanych przez ANTIC) nie można wyłączyć.</p> |
</td></tr> | </td></tr> | ||
Linia 112: | Linia 112: | ||
* bit 7 = 1, [[DLI]] wystąpiło | * bit 7 = 1, [[DLI]] wystąpiło | ||
* bit 6 = 1, [[VBL]] wystąpiło | * bit 6 = 1, [[VBL]] wystąpiło | ||
- | * bit 5 = 1, NMI [[RESET]] wystąpiło (tylko seria [[400/800]]) | + | * bit 5 = 1, [[NMI RESET]] wystąpiło (tylko seria [[400/800]]) |
<p>Pozostałe bity są niewykorzystane.</p> | <p>Pozostałe bity są niewykorzystane.</p> | ||
<p>Skasowania bitów NMIST dokonuje się przez zapis rejestru [[Rejestry ANTIC-a#NMIRES|NMIRES $D40F]]. Ponadto bit [[DLI]] jest kasowany w momencie wystąpienia przerwania [[VBL]].</p> | <p>Skasowania bitów NMIST dokonuje się przez zapis rejestru [[Rejestry ANTIC-a#NMIRES|NMIRES $D40F]]. Ponadto bit [[DLI]] jest kasowany w momencie wystąpienia przerwania [[VBL]].</p> |
Wersja z dnia 20:44, 1 lis 2010
Układ ANTIC, 15 rejestrów.
Lista rejestrów
Adres | Etykieta | Opis | |||||||||||||||||||||||||||||
$D400 (W) | DMACTL |
Rejestr kontroli dostępu do pamięci (DMA Control register). Ma cień DMACTLS pod adresem $022F, skąd procedura SYSVBL przepisuje stan rejestru za każdym wystąpieniem przerwania VBL. Znaczenie bitów:
Przy rozdzielczości dwuliniowej graczy i pocisków dane dla obiektów pobierane są podczas tworzenia co drugiej linii obrazu. Wynika z tego, że jeden piksel P/MG ma w tej rozdzielczości wysokość dwóch linii skaningowych obrazu. Rozdzielczość jednoliniowa jest dwa razy większa - jeden piksel P/MG ma wysokość jednej linii skaningowej. Bity 0 i 1 wybierają szerokość obrazu jak następuje:
Normalnie ustawianą tu przez system operacyjny wartością jest $22 (34). Wyłączenie obrazu i DMA powoduje, że ANTIC przestaje pobierać dane z pamięci i tym samym zabierać procesorowi dostęp do magistrali danych i adresowej. Powoduje to wzrost szybkości obliczeń wykonywanych przez CPU nawet o 30%. | |||||||||||||||||||||||||||||
$D401 (W) | CHRCTL |
Rejestr kontroli wyświetlania znaków (Character control register). Ma cień CHACT pod adresem $02F3, skąd procedura SYSVBL przepisuje stan rejestru za każdym wystąpieniem przerwania VBL. Znaczenie bitów:
Pozostałe bity są niewykorzystane. Normalną wartością CHRCTL jest $02. | |||||||||||||||||||||||||||||
$D402 (W) | DLPTR |
Wskaźnik pierwszego rozkazu Display List (Display List Pointer). Ma cień DLPTRS pod adresem $0230-$0231, skąd procedura SYSVBL przepisuje stan rejestru za każdym wystąpieniem przerwania VBL. Display List jest zazwyczaj ulokowana bezpośrednio przed pamięcią obrazu. | |||||||||||||||||||||||||||||
$D403 (W) | |||||||||||||||||||||||||||||||
$D404 (W) | HSCROL | Rejestr poziomego przesuwu obrazu.
Pozostałe bity są niewykorzystane. Treść obrazu jest przesuwana tylko w liniach Display List z uaktywnionym przesuwem poziomym. | |||||||||||||||||||||||||||||
$D405 (W) | VSCROL | Rejestr pionowego przesuwu obrazu.
Pozostałe bity są niewykorzystane. Treść obrazu, analogicznie jak przy przesuwie poziomym, jest przesuwana tylko w liniach Display List z uaktywnionym przesuwem pionowym (wyjątkiem jest pierwsza linia Display List nieruchomej sekcji następująca po ostatniej linii Display List z uaktywnionym przesuwem pionowym). | |||||||||||||||||||||||||||||
$D406 | - | ||||||||||||||||||||||||||||||
$D407 (W) | PMBASE |
Player/Missile Base, wskaźnik obszaru pamięci przeznaczonego na grafikę graczy i pocisków. Przy rozdzielczości dwuliniowej graczy i pocisków (zob. DMACTL $D400) zawiera pięć, a przy jednoliniowej sześć najstarszych bitów adresu. Wynika z tego, że obszar danych dla grafiki graczy i pocisków musi zaczynać się odpowiednio na granicy dwóch lub jednego kilobajta. Wewnątrz tego obszaru ANTIC przeznacza dla jednego gracza 128 bajtów w rozdzielczości dwuliniowej i 256 w rozdzielczości jednoliniowej. Taki sam obszar, jak dla jednego gracza, zarezerwowany jest też dla czterech pocisków. Pamięć przydzielona jest tak, jakby było możliwe wyświetlenie ośmiu graczy, jednak ponieważ jest tylko czterech graczy i cztery pociski (które składają się na piątego gracza), część zarezerwowanego obszaru jest niewykorzystana:
Matryca pojedynczego gracza ma 8 bitów szerokości. Ponieważ na dane gracza (czy też pocisków) w rozdzielczości jednoliniowej zarezerwowane jest 256 bajtów, a obraz ma tylko 240 linii skaningowych wysokości, łatwo stąd wydedukować, że gracze i pociski mają większą wysokość niż ekran. Tak też jest w istocie: w tej rozdzielczości pierwsze i ostatnie osiem bajtów matrycy obiektu jest niewidocznych na ekranie (w rozdzielczości dwuliniowej są to pierwsze i ostatnie cztery bajty). | |||||||||||||||||||||||||||||
$D408 | - | ||||||||||||||||||||||||||||||
$D409 (W) | CHBASE | Wskaźnik adresu zestawu znaków, ma cień CHBAS pod adresem $02F4 (756).
Wynika z tego, że w trybach 2-5 zestaw znaków musi się znajdować na granicy 1k, a w trybach 6-7 na granicy 512 bajtów. | |||||||||||||||||||||||||||||
$D40A (W) | WSYNC |
Wait for horizontal synchronization. Zapis dowolnej wartości do tego rejestru powoduje uaktywnienie przez ANTIC sygnału RDY, czym zatrzymuje on 6502 do chwili wystąpienia impulsu synchronizacji poziomej. | |||||||||||||||||||||||||||||
$D40B (R) | VCOUNT |
Licznik generowanych przez ANTIC linii skaningowych (Vertical line counter). Licznik ten jest dziewięciobitowy, z czego w rejestrze VCOUNT widać osiem najstarszych bitów. Zlicza on więc co drugą wyświetlaną linię, w systemie PAL teoretycznie znajdują się tu wartości od 0 do 155, natomiast w systemie NTSC - od 0 do 130. W praktyce po osiągnięciu maximum licznik może na moment (mniej niż 5 cykli CPU) przeskoczyć na wartość o jeden większą (tj. 156 w PAL-u i 131 w NTSC). | |||||||||||||||||||||||||||||
$D40C (R) | LPENH |
Współrzędna X pozycji pióra świetlnego (Light Pen Horizontal position). | |||||||||||||||||||||||||||||
$D40D (R) | LPENV |
Współrzędna Y pozycji pióra świetlnego (Light Pen Vertical position). | |||||||||||||||||||||||||||||
$D40E (W) | NMIEN |
Rejestr kontrolujący występowanie przerwań NMI (NMI enable register). Znaczenie bitów: Pozostałe bity są niewykorzystane. System operacyjny normalnie ustawia tu wartość $40 (DLI wyłączone, VBL włączone). Przerwania NMI RESET (które jest trzecim z przerwań generowanych przez ANTIC) nie można wyłączyć. | |||||||||||||||||||||||||||||
$D40F (R) | NMIST |
Rejestr statusu przerwań NMI (NMI status register). Znaczenie bitów:
Pozostałe bity są niewykorzystane. Skasowania bitów NMIST dokonuje się przez zapis rejestru NMIRES $D40F. Ponadto bit DLI jest kasowany w momencie wystąpienia przerwania VBL. | |||||||||||||||||||||||||||||
$D40F (W) | NMIRES |
Zapis tego rejestru (dowolną wartością) powoduje skasowanie bitów statusu NMI w rejestrze NMIST $D40F. |
Ten artykuł to tylko zalążek. Możesz pomóc rozwojowi Atariki poprzez rozszerzenie go o więcej informacji.